资源列表
fpganes-master
- 使用FPGA实现NES超级玛丽游戏!采用DE2开发板开发!亲测,很不错!-fpga NES
vga_fpga_test
- 使用ise12.1写的一个vga测试程序!可以使用在通用场合!-ise12.1 FPGA VGA
risc_FPGA
- 使用ISE12.1开发的简单cpu基于RISC的!有测试代码。没有下载到板子上,通过了测试!有详细解释-ISE12.1 FPGA CPU RISC
embed_xilinx
- 使用xilinx的SDK12.1测试的基于3e开发板的测试程序,目的是熟悉整套流程!-xilinx sdk 3e
nios_EPCS_SDRAM
- 基于niso ii 13.1开发的测试系统,使用QSYS设计了硬件系统,包含了全部模块,在硬件基础上开发了相应的软件,测试成功了epcs 和sdram,基于DE2开发板,可以直接使用!大家只需要开发软件即可!-DE2 FPGA NIOS 13.1
clock
- 本程序实现数字钟系统,有整点报时功能,可显示切换年月日,定时功能-Digital clock system of this program, with the whole point timekeeping function, can display the date, the timing function
mol60
- 模60计数器,可以实现基本的模60计数功能-mold 60 counter
lut
- verilog查找表功能的实现,基本的查找表功能,可以作为编写查找表的参考-verilog lookup table functions to achieve the basic function lookup table can be used as reference for the preparation of a lookup table
action_vip_uart
- FPGA串口使用程序,通过调试验证,直接调用即可,方便使用-FPGA UART
fifo
- CAN总线,DSP+FPGA+SJA1000架构,FPGA负责逻辑设计,此文件内有FPGA负责dsp和sja1000通信-CAN bus, DSP+ FPGA+ SJA1000 architecture, FPGA logic is responsible for the design, FPGA is responsible in this document have dsp and sja1000 Communications
control_logic
- PCI总线的状态机程序,用突发模式写的,单周期可以用,突发模式没驱动,很好的东西哦-PCI bus state machine programs written using burst mode, single-cycle can be used, no burst mode driver, a very good thing, oh
uart_send
- 串口发送程序,用无数设备验证过的,可靠,波特率2M,系统时钟40M-Serial transmission program, verified by numerous equipment, reliable baud 2M, the system clock 40M
