资源列表
clock1
- 数字钟FPGA,时,分,秒,8位数码管,-digital clock
Top_MIL_1553B
- This the project, which implements MIL_1553 protocol.-This is the project, which implements MIL_1553 protocol.
fpga
- 用FPGA实现的多功能数字钟时,可以定闹钟,校对时间。-When implemented in an FPGA multifunction digital clock, you can set the alarm, set the time.
vga_1
- DE2开发板VGA显示,将图片通过VGA输出显示-DE2 Development and Education Board VGA display
Code-speed-adjustment-circuit
- 基于同步的数字 复接系统, 即输入的数据码流速率相同。若各 支路 的数 据码 流速 率不 同, 则 不能 直接 进行 复接, 因为复接合成后的数字信 号流, 在 接收端是无法分接恢复成原来的信号的, 为此在复接 前要使各支路数码率同步, 我们可以在设计的同步数字复接系 统前方加一码速调整单元, 以调整各支路的速码率使其同步, 并在分接 后再经过码速调整恢复为原来的速率。 -Based on the synchronous digital multiplex system, namely th
kbd_uart
- 利用FPGA设计的基于UART接口的键盘控制电路,可以实现键盘控制的部分功能-The use of UART interface keyboard control circuit design based on FPGA, can realize some functions of keyboard control
PCIe_13.1
- 基于FPGA的pcie13.0的接口控制模块的下载执行程序,可以直接实现pcie13.0接口的控制-FPGA pcie13.0 interface control module download executable program based on direct control can achieve pcie13.0 interface
5CSXFC6D6F31C8N_pin_location
- 友晶科技公司开发板SOC-KIT的FPGA芯片5CSXFC6D6F31C8N的管脚分布,使用与此开发板的使用者-Pin Terasic company SOC-KIT development board FPGA chip 5CSXFC6D6F31C8N distribution, and use this development board users
Borax_BA5_SoC_Kit_Rev2
- 骏龙科技有限公司Borax开发板SoC_Kit的实例程序,适合此开发板的使用者-Cytech technology Borax development board SoC_Kit examples of procedures for the development board users
ITU_656_Encoder
- ITU_656协议下的图像编程代码,适用于此协议下传输图像的开发者-The image programming code under the ITU_656 protocol, suitable for transmission of images to developers under this Agreement
FPGAcode
- verilog HDL语言编程实现比较、分频、除法、阻塞与非阻塞语句的源文件和test文件-compare, division,half_clock,block and unblock
FPGAcode
- 函数,任务,有限状态机,状态机接口设计,SRAM设计FIFO的代码实现-Functions, tasks, finite state machine, the state machine interface design, SRAM FIFO design code implements
