资源列表
Max_Plus_II-_tutorial
- Max+plusII(或写成Maxplus2,或MP2) 是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:QuartusII,主要用于设计新器件和大规模CPLD/FPGA).使用MAX+PLUSII的设计者不需精通器件内部的复杂结构。设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。其设计速度非常快。Maxplus2被公认为是最易使用,人机界面最友善的PLD开发软件,特别适合初学者
div_freq
- VHDL program of frequency divider of 50hz at 3Hz 50 -> 3Hz for exemple
compteur_7seg
- vhdl program of a counter with a 7 segment display
SCHEMATIC1
- The Pspice schematic file for transistor characterstics very useful file
modelsim_se_tut
- A wonderful guide for beginners to know about vhdl and modelsim
feu_rouge
- vhdl program of red light using LEDs as outputs
pwm
- vhdl program of Pulse-width modulation (PWM)
moteur_pas_a_pas
- vhdl program a stepper motor
EDE1116AEBG
- EDE1116AEBG DDR datasheet
mul32
- 32位无符号乘法器 采用VHDL语言编写,很容易改为有符号32位乘法器-32-bit unsigned multiplier using VHDL language, it is easy to signed 32-bit multiplier
booth
- modified booth recoding in vhdl
csa1
- carry save adder block1
