资源列表
Verilogdianzirili
- 基于Verilog 的电子日历与电子时钟程序,可以进行调日期、星期、时间的分钟与小时,通过几种模式来显示日历与时间。
15-11
- 衍生(15,11)汉明码的设计,编码程序-Derivative (15, 11) han plain code design, code programs
vhdlprograms
- uploaded files include vhdl for basic gates.
i2c_master
- 16-bit addr, 8 bit data 的 I2C master verilog 模块-16-bit addr, 8 bit data I2C master verilog
Spartan3E_ADC
- 专门针对xilinx 的spartan3e开发板上的ADC转化的编程,绝对可用,仿真通过-Xilinx the spartan3e specific development board ADC conversion program, absolutely free, simulation by
VHDL_PWM
- FPGA,用VHDL语言产生可调的PWM波-FPGA, VHDL language adjustable PWM wave
LabA1Design1
- 设计求两数之差的绝对值电路:电路输入aIn、bIn为4位无符号二进制数,电路输出out为两数之差的绝对值,即out=|aIn-bIn|。要求用多层次结构设计电路,即调用数据选择器、加法器和比较器等基本模块来设计电路。-Design for the number two absolute value of the difference between circuits: circuit input aIn, bIn a 4-bit unsigned binary number, the circu
5_MUX2
- 用VHDL实现2选1的功能,简单实用,仿真都能通过-2 S 1 with VHDL functions to achieve
7056544AD9850_DDS_89C51
- 数字电阻,可以用来控制电压的输出,用来做基准电路等-Digital resistance can be used to control the voltage output, used for the benchmark circuit
vhdl_vga_kb
- VHDL的显示驱动程序,VHDL的PS2键盘驱动程序-VHDL display drivers, VHDL PS2 Keyboard Driver
DivArrUns
- 用VHDL实现的除法器,非常好使,仿真通过了
STATE3
- VHDL源代码,使用VHDL语言编写,异步复位状态机
