资源列表
add-based-on-vhdl
- 1位和4位加法器的VHDL硬件描述语言实现,可用quaturs实现。-add based on VHDL
shift-register-VHDL
- 移位寄存器的VHDL实现,可以用quaturs实现。-shift register based on VHDL
an488
- Motor control solutions for industrial applications
Verilog-Elite-book
- verilog hdl 编程实例及说明, 很好的初学者参考资料, 希望有所帮助.-the verilog hdl Programming examples and descr iptions
cpu
- 这是本人的课程设计。采用微程序控制的CPU,能够从RAM中读取指令,并执行。包含MBR,MAR,IR,BR,ALU,PC等功能部件,能实现加减乘法,逻辑左右移位,逻辑与或非,在此基础上还可以拓展。希望能帮助你们。-This is my curriculum design. Micro-program control CPU can read instructions from the RAM and executed. Contains the MBR, MAR, IR, BR, ALU, PC
chuankoushoufa
- 接收代码: 对接收数据的采样频率:16X9600HZ 接收代码编写思路: 首先判断起始位,没有数据传输时,起始位为“1”的状态,当有数据时起始位为“0”。因为采样的频率是通信频率的16倍,所以当连续8次(数据位正中间)采集为“0”时就认为是有数据到来。那么可以开始采集数据位,以后每隔16个脉冲采集一个数据(每个数据的正中央,不易发生畸变的部分),连续采样8次,即完成数据位的采集。最后实现串并转换。如此重复即可。(因为通信已经预约好,停止位和校验位都为“1”,不会对数据产生影响。)
VHDL
- VHDL初级编程实例:动态扫描显示程序、分频器设计程序、8位移位寄存器、BCD计数器设计(任意进制)等等。-VHDL the primary programming examples: dynamic scanning display program, the divider design process, the 8-bit shift register, BCD counter design (any hex), and so on.
16QAM
- 利用VERILOG语言编写的利用查找表进行16QAM调制源代码-Using a Lookup Table the 16QAM modulation source code using Verilog language
HDB3_
- 利用verilog语言编写的HDB3编码器。-HDB3 encoder using Verilog language.
Nios2
- 基于DE2开发板,实现LCD显示功能的程序代码-Based on the DE2 board, to achieve LCD display.
fuzaliushuideng
- 简单流水灯程序,有简单的,复杂的,都有,仅供FPGA初学者参考。-Simple light water program, simple and complex, there are for FPGA beginners reference only.
mod_4psk
- 利用VHDL语言编写的实现4PSK调制源代码-Using VHDL language achieve 4PSK modulation source code
