资源列表
coordinate-transformation
- 实现坐标变换,包括clark和park变换,clark变换实现三相静止坐标转换到两相静止坐标,park变换实现两相静止坐标转换到两相旋转坐标-Achieve coordinate transformation, including clark and park transform, clarke transform phase static coordinate conversion to the two-phase stationary coordinate, park transform t
mutip
- 16位乘法器 16位乘法器
stopwatch
- 电子秒表,可以显示0.01S到59’59”99.带有开始、暂停、复位于一键的控制功能。
FreqSynth
- Frequency synth example with primitives. Very simple.
UART_Receiver
- 将串行数据转换为16为并行数据。可以更改文件中的参数,适应其他位宽和数据长度的接收。-16 the serial data into parallel data. You can change the file parameters and data to adapt the length of the other bits wide receiver.
a-new-mthod-of-cic3_decimator
- 一种CIC滤波器的实现方法,包括以下步骤:将数据信号输入一梳状滤波器组进行滤波,所述梳状滤波器组由若干梳状滤波器级联而成;将滤波后的数据信号输入一保持器;将保持器输出的数据信号经一积分器组输出,所述积分器组由若干积分器级联而成,与所述梳状滤波器组的级数相同。一种CIC滤波器,包括:梳状滤波器组,由若干梳状滤波器级联而成;积分器组,由若干积分器级联而成;保持器,串联在最后一级梳状滤波器的输出端和第一级积分器的输入端之间。-a new method of CIC
my_apll_calcoeff
- 在设计锁相环时,二阶环路滤波器的系数设计极为重要,本程序可以用于FPGA设计锁相环时计算所需的参数。-It is important to calculate a tow order loop filter,when designing a phase locked loop.This program can be used in designing a phase locked loop based FPGA or DSP directly.
fulladder-using-half-adder
- half adder full adder using half adder in verilog
fpga
- FPGA接收DSP发过来的数据,发出八路PWM波,能够-FPGA receive number DSP,then give out 8 PWM pluse
key
- 键扫描 处理程序 verilog 使用时钟为50Hz // 低电平为按下,高电平为断开 // 输出状态,1为键入,0为无键-Key scanning process using the clock for Verilog 50Hz// low level for the press, high for the disconnect// output state, one for the type, 0 for no key
vote
- 表决器,简单实现了表决功能,无显示功能 -vote
song
- 歌曲是什么名字我忘了,代码仅提供一个用verilog编写音乐的模板,想编写什么音乐就往里边套用格式就行了。 本程序无法用软件实现仿真音乐效果,当然可以仿真波形输出,真实音乐效果需用开发板仿真才行,所以就不附仿真图了 用quartus2软件打开即可。 -What are the names of songs I forgot, the code with verilog only prepared to provide a template for the music, what mu
