资源列表
uart_rx
- FPGA实现串口接收功能 Verilog语言-Serial reception FPGA Verilog language
uart_tx
- FPGA实现串口发送 Verilog 语言-Serial reception FPGA Verilog language.
basesignal
- 产生一个长为1000的二进制随机序列,“0”的概率为 0.8,”1”的概率为0.2; 对上述数据进行归零AMI编码,脉冲宽度为符号宽度 的50 ,波形采样率为符号率的8倍,画出前20个符 号对应的波形(同时给出前20位信源序列) 改用HDB3码,画出前20个符号对应的波形 改用密勒码,画出前20个符号对应的波形 分别对上述1000个符号的波形进行功率谱估计,画出 功率谱 改变信源“0”的概率,观察AMI码的功率谱变化
cpu
- vhdl实现处理器基本功能,不包括流水线-VHDL to achieve the basic functions of the processor
code
- 某数据传输系统,试图利用300-3400Hz的话音通 道进行载波传输,波形信道为加性高斯白噪声信道。 –采用线性传输,收发两端拟采用滚降系数0.5的根 号升余弦滤波,以解决采样点失真问题。 –以下仿真采用无记忆采样信道模型,其中受器件限 制,复基带采样点平均功率受限为1,复基带采样 点噪声功率为可调参量-A data transmission system, trying to use 300-3400Hz voice channel for carrier transmission, wave
traffic-light
- program fpga, simulation of trafic light. each way have two light, green and red. when one way is green and another way is red. each step have their own time.
divide_by_3
- 时钟的3分频代码,华为中兴面试必备,仿真测试通过-divede by 3
counter10
- 十进制计数器,比较简单,比较容易,希望大家不要见怪-decimal counter
mouse_ps2
- vhdl program for ps2 mouse interface
sign_square
- square wave form generator for vhdl
rom
- uart 通用异步收发传输器 接收模块和发送模块 附带了常用的波形 三角波 和正弦波-uart universal asynchronous receiver transmitter receiver module and transmitter modules come with a common triangular wave and sine wave
Xilinx_pcie_DMA_V7_sim_tutorial4
- Xilinx_pcie_DMA_V7 仿真教程四,DMA控制器的实现-Xilinx_pcie_DMA_V7_sim_tutorial4,DMA control
