资源列表
8aqm-string-and-convert-vhdl-program
- 8aqm调制串并转(1:3)换部分vhdl程序-8aqm string and convert vhdl program
DMA
- 针对QUARTUS的DMA的VHDL代码实现-DMA Controller Code in VHDL
guozhe_chuankou
- 串口接收程序,verilpog写的串口接收程序-receiver receiver chuankou
gold_code_generator_rank10_b
- 通信扩频码GOLD码序列的产生,码长度可以手动设置,VHDL语音实现。-GOLD generate communication code sequence spreading code, the code length can be set manually, VHDL voice implementation.
vhdl
- 3分频 器,LED分位译码电路,交通控制器,序列检测器-four programs based on vhdl
CORDIC_SinCos
- 利用坐标旋转计算方法CORDIC操作计算sin和cos函数值。-Coordinate rotation calculations using CORDIC operations calculate sin and cos function value.
serial
- 本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在PC机上安装一个串口调试工具来验证程序的功能。 程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控制器,10个bit是1位起始位,8个数据位,1个结束位。 串口的波特律由程序中定义的div_par参数决定,更改该参数可以实现相应的波特率。程序当前设定的div_par 的值 是0x104,对应的波特率是9600。用一个8倍波特率的时钟将发送或接受每一位bit的周期时间划分为8个时隙以使通 信同步. 程
alu
- In computing, an arithmetic logic unit (ALU) is a digital circuit that performs arithmetic and logical operations. The ALU is a fundamental building block of the central processing unit (CPU) of a computer, and even the simplest microprocessors conta
clock
- 用verilog编写的电子钟,里面用各个模块实现,使七段数码管上显示小时和分钟,读秒用数码管的点表示-Using verilog electronic clock, with each module inside, so the seven-segment digital display hours and minutes on the tube, with the point of a digital countdown said tube
clock_generator_0_wrapper
- 赛灵思FPGA开发板上时钟源的VHDL源代码,可作为硬件设计参考资料!-Xilinx FPGA development board clock source of the VHDL source code, hardware design can be used as reference!
gtx_tb
- xilinx gtx core的仿真文件,以便更好地利用GTX-JESD204 CORE top-level wrapper file and simulation
VHDL
- 电路主要由七个模块组成:时钟产生模块用于产生1KHz的扫描时钟和1Hz的时钟;二分频模块用于对1Hz的时钟信号二分频;测量/校验选择模块用于功能选择;计数模块用于对输入的cp信号计数;送存选择、报警电路根据选择的量程送存信号并显示单位,在超出所选量程时报警;锁存器锁存要显示的结果;扫描显示模块在1KHz的扫描时钟下,依次扫描三个数码管,并显示结果。-The circuit consists of seven main modules: clock generation module is use
